Содержание
- 2. Конвейерная обработка команд Конвейеризация (pipelining) осуществляет многопоточную параллельную обработку команд, так что, в каждый момент времени
- 3. Скалярным называют процессор с единственным конвейером, к этому типу относятся процессоры Intel до 486 включительно. Суперскалярный
- 4. Характеристика конвейеров процессов Intel
- 5. Технология IntelMMX улучшает компрессию/ декомпрессию видео, работу с изображениями, шифрование и обработку сигналов ввода/вывода - т.е.
- 6. Матричные и векторные процессоры. Матричный процессор имеет архитектуру, рассчитанную на обработку числовых массивов. Архитектура процессора включает
- 7. Динамическое исполнение (Dynamicexecutiontechnology) это совокупность технологий обработки данных в процессоре, обеспечивающая более эффективную работу процессора за
- 8. Семейство процессоров Intel История 32-разрядных процессоров Intel началась с процессора Intel386. Он вобрал в себя все
- 9. Основные принципы работы современных процессоров Pentium Pentium 4, одноядерный x86-совместимый микропроцессор компании Intel, был представлен 20
- 10. Целочисленные команды могут выполняться за один такт синхронизации. Эти процессоры имеют встроенный блок управления памятью, который
- 11. . Интерфейс шины (BusInterfase). Передает в процессор поток команд и данных, а также передает данные из
- 12. Общие принципы организации памяти ЭВМ. В основе большинства ЭВМ лежит трехуровневая организация памяти: сверхоперативная (СО-ЗУ, кэш
- 13. Информация, находящаяся в ВЗУ, не может быть непосредственно использована процессором. Для использования программ и данных, расположенных
- 14. Классификация по функциональному назначению 1 Верхнее место в иерархии памяти занимают регистровые ЗУ, которые входят в
- 15. Возможный состав системы памяти ЭВМ
- 16. 2. Следующую позицию в иерархии занимают буферные ЗУ. Их назначение состоит в сокращении времени передачи информации
- 17. К расчету среднего времени обращения (tc - время обращения к кэш-памяти, tm - время обращения к
- 18. 3 Еще одним (внутренним) уровнем памяти являются служебные ЗУ. Они могут иметь различное назначение. Одним из
- 19. 6 В состав памяти ЭВМ входят также ЗУ, принадлежащие отдельным функциональным блокам компьютера. Формально эти устройства
- 20. 7 Следующей ступенью памяти, ставшей фактически стандартом для любых ЭВМ, являются жесткие диски. В этих ЗУ
- 21. Классификация по принципу организации Особенности организации ЗУ определяются, используемыми технологиями, логикой их функционирования, а также некоторыми
- 22. Защита информации и памяти Для повышения достоверности информации, хранимой на различных уровнях иерархии памяти, применяются дублирование,
- 23. В этом коде каждая кодовая комбинация состоит из m информационных и kконтрольных элементов, так, например, в
- 25. Скачать презентацию
Слайд 2Конвейерная обработка команд
Конвейеризация (pipelining) осуществляет многопоточную параллельную обработку команд, так что, в
Конвейерная обработка команд
Конвейеризация (pipelining) осуществляет многопоточную параллельную обработку команд, так что, в
При выполнении инструкция продвигается по конвейеру по мере освобождения последующих ступеней. Таким образом, на конвейере одновременно может обрабатываться несколько последовательных инструкций, и производительность процессора можно оценивать темпом выхода выполненных инструкций со всех его конвейеров. Такая технология обработки команд носит название конвейерной (pipelinе) обработки. Каждая ступень устройства называется ступенью конвейера, а общее число ступеней– длиной конвейера.
Слайд 3Скалярным называют процессор с единственным конвейером, к этому типу относятся процессоры Intel
Скалярным называют процессор с единственным конвейером, к этому типу относятся процессоры Intel
Pentium – первый суперскалярный процессор Intel является двухпотоковым процессором (имеет два конвейера, т.е. при одинаковых частотах вдвое производительней i80486, выполняя сразу две инструкции за такт),
PentiumPro – трехпотоковым.
Наиболее высокопроизводительной ВС является GRAY – максимальная пиковая производительность процессора может составлять 12 Гфлопс. (FloatingPointOperationsperSecond – FLOPS – мера быстродействия в операциях с плавающей точкой за секунду.)
Слайд 4Характеристика конвейеров процессов Intel
Характеристика конвейеров процессов Intel
Слайд 5Технология IntelMMX улучшает компрессию/ декомпрессию видео, работу с изображениями, шифрование и обработку
Технология IntelMMX улучшает компрессию/ декомпрессию видео, работу с изображениями, шифрование и обработку
Слайд 6Матричные и векторные процессоры. Матричный процессор имеет архитектуру, рассчитанную на обработку числовых
Матричные и векторные процессоры. Матричный процессор имеет архитектуру, рассчитанную на обработку числовых
Векторный процессор обеспечивает параллельное выполнение операции над массивами данных, векторами. Он характеризуется специальной архитектурой, построенной на группе параллельно работающих процессорных элементов.
Векторная обработка увеличивает производительность процессора за счет того, что обработка целого набора данных (вектора) производится одной командой. Максимальная скорость передачи данных в векторном формате может составлять 64 Гбайт/с. В настоящее время созданы однокристальные векторно-конвейерные процессоры, такие как SX-6. Основные компоненты -скалярный процессор и восемь идентичных векторных устройств, суммарная производительность которых составляет 64 Гфлопс. Например, процессоры фирм NEC и Hitachi.
Слайд 7Динамическое исполнение (Dynamicexecutiontechnology) это совокупность технологий обработки данных в процессоре, обеспечивающая более
Динамическое исполнение (Dynamicexecutiontechnology) это совокупность технологий обработки данных в процессоре, обеспечивающая более
множественное предсказание ветвлений;
анализ потока данных;
спекулятивное (по предположению) исполнение.
4. Hyper-PipelinedTechnology(HT). Здесь реализуется разделение времени на аппаратном уровне: физически процессор разбивается на два логических процессора, каждый из которых использует ресурсы чипа - ядро, кэш-память, шины, исполнительное устройство. Ядро выполняет два процесса одновременно. Специалисты Intel оценивают повышение эффективности в 30% при использовании на HT-процессорах многопрограммных ОС и прикладных программ.
Слайд 8Семейство процессоров Intel
История 32-разрядных процессоров Intel началась с процессора Intel386. Он
Семейство процессоров Intel
История 32-разрядных процессоров Intel началась с процессора Intel386. Он
Однако в процессорах 80386 преодолено жесткое ограничение на длину непрерывного сегмента памяти – 64 Кбайт.
Слайд 9
Основные принципы работы современных процессоров Pentium
Pentium 4, одноядерный x86-совместимый микропроцессор компании Intel,
Основные принципы работы современных процессоров Pentium
Pentium 4, одноядерный x86-совместимый микропроцессор компании Intel,
Ядро (Core) – основное исполнительное устройство. Производительность процессора при тактовой частоте 66 МГц составляет около 112 млн. инструкций в секунду (Мips). Пятикратное повышение (по сравнению с 80486 DX) достигалось благодаря двум 5-ступенчатым конвейерам, позволяющим выполнить одновременно несколько инструкций.
Слайд 10Целочисленные команды могут выполняться за один такт синхронизации. Эти процессоры имеют встроенный
Целочисленные команды могут выполняться за один такт синхронизации. Эти процессоры имеют встроенный
Предсказатель переходов (BranchPredictor), Буфер адреса переходов (BranchTargetBuffer) – для загрузки и предсказания переходов. Блок плавающей точки (FloatingPointUnit) – выполняет обработку чисел с плавающей точкой. Кэш-память 1-го уровня (Level 1 cache, L1). Процессор имеет два банка памяти по 8 Кбайт: 1-й – для команд, 2-й – для данных, которые обладают большим быстродействием, чем более емкая внешняя кэш-память (L2 cache).
Слайд 11.
Интерфейс шины (BusInterfase). Передает в процессор поток команд и данных, а также
.
Интерфейс шины (BusInterfase). Передает в процессор поток команд и данных, а также
Слайд 12Общие принципы организации памяти ЭВМ.
В основе большинства ЭВМ лежит трехуровневая организация
Общие принципы организации памяти ЭВМ.
В основе большинства ЭВМ лежит трехуровневая организация
Слайд 13Информация, находящаяся в ВЗУ, не может быть непосредственно использована процессором. Для использования
Информация, находящаяся в ВЗУ, не может быть непосредственно использована процессором. Для использования
Процесс обмена информацией между ВЗУ и ОЗУ осуществляется средствами специального канала или (реже) – непосредственно под управлением процессора.
Объем ВЗУ практически неограничен, а быстродействие на 3-6 порядков ниже процессорного.
Положение ЗУ в иерархии памяти ЭВМ определяется не элементной базой запоминающих ячеек, а возможностью доступа процессора к данным, расположенным в этом ЗУ.
При организации памяти особое внимание уделяется сверхоперативной памяти и принципам обмена между ОЗУ и ВЗУ.
Слайд 14 Классификация по функциональному назначению
1 Верхнее место в иерархии памяти занимают регистровые
Классификация по функциональному назначению
1 Верхнее место в иерархии памяти занимают регистровые
Слайд 15Возможный состав системы памяти ЭВМ
Возможный состав системы памяти ЭВМ
Слайд 162. Следующую позицию в иерархии занимают буферные ЗУ. Их назначение состоит в
2. Следующую позицию в иерархии занимают буферные ЗУ. Их назначение состоит в
Буфер представляет собой более быстрое (а значит, и более дорогое), но менее емкое ЗУ, чем то, для ускорения работы которого он предназначен. При этом в буфере размещается только та часть информации из более медленного ЗУ, которая используется в настоящий момент. Если доля h-обращений к памяти со стороны процессора, удовлетворяемых непосредственно буфером (кэшем) высока (0,9 и более), то среднее время для всех обращений оказывается близким ко времени обращения к кэшу, а не к более медленному ЗУ. Пусть двухуровневая память состоит из кэш и оперативной памяти. И пусть, например, время обращения к кэшу tc= 1 нс (10-9 с), время tm обращения к более медленной памяти в десять раз больше – tm= 10 нс, а доля обращений, удовлетворяемых кэшем, h= 0,95. Тогда среднее время обращения к такой двухуровневой памяти Tсрсоставит Tср = 1 * 0.95 + 10 * (1 – 0.95 ) = 1.45 нс, т.е. всего на 45% больше времени обращения к кэшу. Значение hзависит от размера кэша и характера выполняемых программ и иногда называется отношением успехов или попаданий (hitratio).
Слайд 17К расчету среднего времени обращения
(tc - время обращения к кэш-памяти, tm -
К расчету среднего времени обращения
(tc - время обращения к кэш-памяти, tm -
Слайд 183 Еще одним (внутренним) уровнем памяти являются служебные ЗУ. Они могут иметь
3 Еще одним (внутренним) уровнем памяти являются служебные ЗУ. Они могут иметь
4 Оперативное ЗУ (ОЗУ) является основным запоминающим устройством ЭВМ, в котором хранятся выполняемые в настоящий момент процессором программы и обрабатываемые данные, резидентные программы, модули операционной системы и т.п. Название оперативной памяти также несколько изменялось во времени. В некоторых семействах ЭВМ ее называли основной памятью, основной оперативной памятью и пр. В англоязычной литературе также используется термин RAM (randomaccessmemory), означающий память с произвольным доступом. Оперативная память реализуется на полупроводниках (интегральных схемах), стандартные объемы ее составляют (в начале 2000-х годов) сотни мегабайт - единицы гигабайт, а времена обращения - единицы÷десятки наносекунд.
5 Дополнительная память, которую иногда называли расширенной или массовой. Первоначально (1970-е годы) эта ступень использовалась для наращивания емкости оперативной памяти до величины, соответствующей адресному пространству (например, 24-битного адреса) команд, с помощью подключения более дешевого и емкого, чем ОЗУ, запоминающего устройства. Это могла быть ферритовая память или даже память на магнитных дисках. Конечно, она была более медленной, а хранимая в ней информация передавалась в оперативную память и только оттуда попадала в процессор. При записи путь был обратный.
Слайд 196 В состав памяти ЭВМ входят также ЗУ, принадлежащие отдельным функциональным блокам
6 В состав памяти ЭВМ входят также ЗУ, принадлежащие отдельным функциональным блокам
Типичным примером такой памяти является видеопамять графического адаптера, которая используется в качестве буферной памяти для снижения нагрузки на основную память и системную шину процессора.
Другими примерами таких устройств могут служить буферная память контроллеров жестких дисков, а также память, использовавшаяся в каналах (процессорах) ввода-вывода для организации одновременной работы нескольких внешних устройств.
Емкости и быстродействие этих видов памяти зависят от конкретного функционального назначения обслуживаемых ими устройств. Для видеопамяти, например, объем может достигать величин, сравнимых с оперативными ЗУ, а быстродействие – даже превосходить быстродействие последних.
Слайд 207 Следующей ступенью памяти, ставшей фактически стандартом для любых ЭВМ, являются жесткие
7 Следующей ступенью памяти, ставшей фактически стандартом для любых ЭВМ, являются жесткие
8 Все остальные запоминающие устройства можно объединить с точки зрения функционального назначения в одну общую группу, охарактеризовав ее как группу внешних ЗУ. Под словом «внешние» следует подразумевать то, что информация, хранимая в этих ЗУ, в общем случае расположена на носителях не являющихся частью собственно ЭВМ. Под это определение подпадают гибкие диски, компакт диски, накопители на сменных магнитных дисках и магнитооптические диски, твердотельные (флэш) диски и флэш-карты, стримеры, внешние винчестеры и др. Естественно, что параметры этих устройств достаточно различны. Функциональное назначение их обычно сводится либо к архивному хранению информации, либо к переносу ее од одного компьютера к другому.
Слайд 21 Классификация по принципу организации
Особенности организации ЗУ определяются, используемыми технологиями, логикой их
Классификация по принципу организации
Особенности организации ЗУ определяются, используемыми технологиями, логикой их
1.По функциональным возможностям ЗУ можно разделять: на простые, допускающие только хранение информации; многофункциональные, которые позволяют не только хранить, но и перерабатывать хранимую информацию без участия процессора непосредственно в самих ЗУ. Подход, используемый во второй группе ЗУ, в принципе, позволяет создать производительные системы с параллельной обработкой данных.
2. По возможности изменения информации различают ЗУ: постоянные (или с однократной записью); односторонние (с перезаписью или перепрограммируемые); двусторонние.
3. По способу доступа различают ЗУ: с адресным доступом; с ассоциативным доступом.
4.По организации носителя различают ЗУ: с неподвижным носителем; с подвижным носителем.
5.По возможности смены носителя ЗУ могут быть: с постоянным носителем; со сменным носителем.
6.По способу подключения к системе ЗУ делятся: на внутренние (стационарные); внешние (съемные).
7. По количеству блоков, образующих модуль или ступень памяти, можно различать: одноблочные ЗУ; многоблочные ЗУ.
Слайд 22Защита информации и памяти
Для повышения достоверности информации, хранимой на различных уровнях
Защита информации и памяти
Для повышения достоверности информации, хранимой на различных уровнях
Еще одной формой проверки ошибок служит подсчет контрольных сумм. Это несложный способ, который обычно применяется вместе с проверкой на четность/нечетность. Сущность его состоит в суммировании численных значений всех ячеек блока памяти. Шестнадцать младших разрядов суммы помещаются в 16-разрядный счетчик контрольной суммы, который вместе с информацией пользователей записывается в память. При считывании выполняются такие же вычисления и сравнивается полученная контрольная сумма с записанной. Если эти суммы совпадают, подразумевается, что блок без ошибок. При этом имеется незначительная вероятность того, что в результате такой проверки ошибочный блок может быть не обнаружен.
Код Хэмминга позволяет не только обнаруживать, но и исправлять ошибки. Код Хэмминга – метод определения и исправления ошибок при передаче данных, использующий проверочные биты и проверочную сумму.
Слайд 23В этом коде каждая кодовая комбинация состоит из m информационных и kконтрольных
В этом коде каждая кодовая комбинация состоит из m информационных и kконтрольных
При декодировании в начале проверяются на четность первый, третий, пятый и седьмой элементы, результат проверки записывается в первый элемент контрольного числа. Далее контролируется четвертый – седьмой элементы – результат проставляется в младшем элементе контрольного числа.
При правильно выполненной передаче контрольное число состоит из одних нулей, а при неправильной – из комбинации нулей и единиц, соответствующей при чтении ее справа налево номеру элемента, содержащего ошибку.
Для устранения этой ошибки необходимо изменить находящийся в этом элементе символ на обратный.
Код Хэмминга имеет существенный недостаток: при обнаружении любого числа ошибок он исправляет лишь одиночные ошибки.
Избыточность семиэлементного кода Хэмминга равна 0,43. При увеличении значности кодовых комбинаций увеличивается число проверок, но уменьшается избыточность кода.